【導讀】比較器是幾乎在每個應用中都可以找到的基本模擬元件。描述比較器的一種方式是它們是 1 位 ADC:比較器有兩個輸入端,其中一個通常用作電壓基準,另一個用作輸入電壓信號。根據(jù)哪個輸入端是基準以及輸入電壓是多少,比較器輸出將切換為高電平或低電平。這些元件用途廣泛,特別是在混合信號和控制應用中,例如過壓和欠壓檢測以及溫度傳感。
雖然比較器的概念很簡單,但在實現(xiàn)過程中會有幾個常見的設(shè)計挑戰(zhàn)。為了應對這些挑戰(zhàn),本文將介紹設(shè)計人員為實現(xiàn)出色的比較器性能而必須應對的三個最常見設(shè)計注意事項 - 從顫振開始。
什么是顫振?
為了演示顫振現(xiàn)象,將 LM2903 雙路差分比較器設(shè)置為同相配置(圖 1),將噪聲添加到以基準電壓 (VREF) 為中心的 1V 峰峰值三角波中。當輸入電壓 (VIN) 接近 IN– 上的基準電壓時,會出現(xiàn)多個快速轉(zhuǎn)換,如圖 2 所示。
圖 1:同相比較器設(shè)置
圖 2:比較器顫振
這些快速轉(zhuǎn)換有時會被誤認為是振蕩;然而,該行為實際上稱為顫振。顫振不代表器件存在缺陷;這是正常行為。從比較器的角度來看,它看到的是信號變得高于和低于基準閾值。即使是基準附近非常輕微的變化也會導致輸出進入轉(zhuǎn)換狀態(tài)。比較器的響應時間相對較短,只要信號變化處于其最大切換頻率以內(nèi),它就會改變狀態(tài)。
顫振的原因和影響
顫振的主要原因是系統(tǒng)中存在的噪聲,該噪聲的來源可能有多個,包括輸入、VREF 、電源、元件、原型設(shè)計板 - 甚至是比較器本身。甚至僅僅是比較器的噪聲就可能引起顫振,此時輸入端連接在一起以獲得大約 0mV 的內(nèi)部失調(diào)電壓 (VOS) 。無論噪聲源如何,比較器的輸出都會出現(xiàn)顫振,因為輸入電壓會快速、隨機、連續(xù)地高于和低于基準電壓。
如果不對輸出上的顫振加以抑制,這會成為一個嚴重的問題。不必要的輸出狀態(tài)轉(zhuǎn)換可能會向 FET 開關(guān)等下游器件提供錯誤信息并對其施加錯誤的控制,從而導致不穩(wěn)定的系統(tǒng)行為并可能導致系統(tǒng)無效。例如,顫振可能會導致控制 DC/DC 轉(zhuǎn)換器使能引腳的比較器反復對系統(tǒng)進行上電和斷電。此外,電池電壓或溫度傳感器電壓等緩慢移動的信號更容易受到顫振的影響,因為信號緩慢地越過基準,從而可能會因噪聲而導致更多越過基準的情況。這可能會意外地激活和停用欠壓或過壓以及溫度保護電路。
顫振解決方案
解決顫振的方法主要有兩種,每種方法都有相應的子集選項。第一個選項是通過正反饋實現(xiàn)外部遲滯。外部遲滯可以有效地增加高于和低于基準的失調(diào)電壓閾值。圖 3 顯示了具有外部遲滯的同相配置下的比較器及其傳輸特性曲線。
圖 3:具有外部遲滯的同相比較器
另一種消除顫振的方法是使用具有集成或可變遲滯的比較器,例如 TLV7012。集成遲滯還可以提供額外的優(yōu)勢,即通過消除布局中的元件來節(jié)省空間受限的印刷電路板上的空間。
例如,TLV3603 和 TLV3605 具有用于提供可調(diào)內(nèi)部遲滯的引腳。利用 LE/HYS 引腳(參見圖 4)功能,可實現(xiàn)可變遲滯,具體取決于連接在該引腳和發(fā)射極電源電壓 (VEE) 之間的電阻器值,其中減小電阻會將遲滯增大至某個點。如果芯片提供的遲滯不夠大(大于系統(tǒng)中存在的噪聲),仍然可以實現(xiàn)外部遲滯。
圖 4:VHYST(毫伏)與 RHYST(千歐)之間的關(guān)系
對于直流精度至關(guān)重要的高速系統(tǒng),應使用反饋電容器而非電阻器來提供短期遲滯,從而在不影響閾值電壓的情況下實現(xiàn)交流遲滯。
減小顫振可能性的第二個選項是對輸入信號、基準信號或兩者進行濾波。適當?shù)乩@過電源也將有助于盡可能減小大電流尖峰的干擾。對輸入進行濾波的缺點是會造成信號延遲,從而可能違反嚴格的系統(tǒng)時序要求。不過,對輸入進行濾波可以在不改變狀態(tài)轉(zhuǎn)換的電壓閾值的情況下消除顫振。
下面的圖 5 顯示了一種可能的濾波方案,它與遲滯相結(jié)合,以消除顫振。注意 C1 是如何被劃掉的,因為在實現(xiàn)正反饋時向同相節(jié)點施加電容可能會導致反饋發(fā)生延遲并可能完全將其消除。建議在布局允許的情況下盡可能靠近該引腳放置任何旁路或濾波電容器,以盡可能提高效率。通過在不同的十倍程范圍內(nèi)使用多個旁路電容器(例如,1μF、100nF 和 100pf),可以在整個頻率范圍內(nèi)提供出色的降噪效果。
圖 5:具有外部遲滯和濾波的同相比較器
圖 6 和圖 7 顯示了應用遲滯、濾波和適當旁路后產(chǎn)生的波形以及電路配置。使用“具有遲滯功能的同相比較器電路”中的公式以及選擇的值 R1=100k?、R5=10k?、VHYST=500mV、VO(max)=5V、VO(min)=110mV 和 VREF=2.5,計算得到的值為 R2=100k?、R3=49.9k? 和 R4=442k?。請注意,所有電阻器值都四舍五入到最接近的 1% 標準電阻器值。
圖 6:已解決比較器顫振
圖 7:具有外部遲滯和濾波設(shè)置的同相比較器
結(jié)語
為了提高抗噪(以及隨之而來的顫振)能力,可能無法實現(xiàn)某些時序和精度規(guī)格。實現(xiàn)濾波或遲滯可以提高系統(tǒng)性能,但建議同時實施這兩者,以盡可能地減少顫振。請記住,實現(xiàn)遲滯會改變閾值電壓,因此應適當?shù)剡x擇它們以反映系統(tǒng)的要求。還要注意濾波如何影響系統(tǒng)的時序限制。
抗噪是每個系統(tǒng)的一個重要方面,有助于盡可能地降低比較器干擾并減少不必要的行為。在下一部分中,我們將討論輸入共模電壓范圍。
免責聲明:本文為轉(zhuǎn)載文章,轉(zhuǎn)載此文目的在于傳遞更多信息,版權(quán)歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權(quán)問題,請聯(lián)系小編進行處理。
推薦閱讀: