如何計(jì)算集成斬波放大器的ADC失調(diào)誤差和輸入阻抗?
發(fā)布時(shí)間:2021-05-06 來源:ADI 責(zé)任編輯:wenwei
【導(dǎo)讀】典型DPD應(yīng)用模數(shù)轉(zhuǎn)換器(ADC)中集成的緩沖器和放大器通常是斬波型。有關(guān)這種斬波實(shí)現(xiàn)的例子,可參見AD7124-8 和AD7779數(shù)據(jù)手冊(cè)。需要這種斬波技術(shù)來最大程度地降低放大器的失調(diào)和閃爍噪聲(1/f ),因?yàn)榕c其他工藝(如雙極性工藝)相比,CMOS晶體管噪聲高,難以匹配。通過斬波,放大器的1/f和失調(diào)轉(zhuǎn)換到較高頻率,如圖1所示。
典型DPD應(yīng)用
典型DPD應(yīng)用模數(shù)轉(zhuǎn)換器(ADC)中集成的緩沖器和放大器通常是斬波型。有關(guān)這種斬波實(shí)現(xiàn)的例子,可參見AD7124-8 和AD7779數(shù)據(jù)手冊(cè)。需要這種斬波技術(shù)來最大程度地降低放大器的失調(diào)和閃爍噪聲(1/f ),因?yàn)榕c其他工藝(如雙極性工藝)相比,CMOS晶體管噪聲高,難以匹配。通過斬波,放大器的1/f和失調(diào)轉(zhuǎn)換到較高頻率,如圖1所示。
圖1. 閃爍噪聲(1/f )與斬波
在斬波轉(zhuǎn)換過程中,開關(guān)的電荷注入會(huì)引起電流尖峰,進(jìn)而使施加于ADC輸入端的電壓產(chǎn)生方向不定(流入和/或流出)的下降或尖峰。壓降與連接到ADC輸入段的傳感器的輸出阻抗成比例。
平均電流值
一般而言,數(shù)據(jù)手冊(cè)不會(huì)提供電流峰值,因?yàn)樗y以測(cè)量,而且不會(huì)增加任何有意義的信息。該信息之所以無意義,是因?yàn)榫彌_器的斬波頻率高于ADC的輸入信號(hào)帶寬。因此,輸入引腳上添加的低通濾波器(用來消除高于奈奎斯特頻率的頻率或信號(hào)音,或用來降低耦合噪聲)會(huì)對(duì)峰值電流進(jìn)行平均,如圖2所示。
圖2. 輸入電流與時(shí)間的關(guān)系
用電流表測(cè)量輸入電流,一端連接到VDD/2,另一端連接到ADC的模擬輸入引腳。
如果電流表連接到其中一個(gè)電壓軌,由于輸入電壓裕量的關(guān)系,測(cè)得的電流可能高于數(shù)據(jù)手冊(cè)中的規(guī)格值。
輸入電流與輸入阻抗的關(guān)系
輸入阻抗規(guī)格對(duì)精確計(jì)算直流誤差沒有幫助,因?yàn)榕cADC內(nèi)部輸入阻抗引起的負(fù)載效應(yīng)相比,輸入偏置電流是最主要的貢獻(xiàn)因素。
有兩個(gè)規(guī)格與輸入偏置電流相關(guān):絕對(duì)電流和差分電流。絕對(duì)值(IABSOLUTE)是在任意模擬輸入引腳測(cè)得的輸入電流。差分輸入電流(IDIFFERENTIAL)是在模擬輸入引腳對(duì)之間測(cè)得的電流差。這僅適用于差分輸入ADC。
如何計(jì)算直流誤差
輸入電流產(chǎn)生一個(gè)失調(diào)電壓(VOFFSET),后者與連接到輸入引腳的阻抗直接相關(guān)。
如圖3所示,產(chǎn)生的失調(diào)電壓一般為:
圖3. 漏電流引起的壓降
如果用運(yùn)算放大器等低阻抗源驅(qū)動(dòng)模擬輸入引腳,誤差將不很明顯。
ADC測(cè)得的誤差取決于施加的輸入信號(hào)類型,例如是真差分輸入信號(hào)還是偽差分/單端輸入信號(hào)。
對(duì)于真差分輸入信號(hào),假設(shè)輸入電阻(R)完全匹配,那么ADC測(cè)得的誤差將是由模擬輸入引腳對(duì)之間的差分輸入電流引起,如下式所示:
其中,VADC為ADC輸入電壓。
圖4. 差分輸入ADC
如果電阻不是完全匹配,則在差分輸入電流貢獻(xiàn)之外,電阻不匹配也會(huì)產(chǎn)生一個(gè)誤差。
一般而言,假設(shè)電阻容差為1%,那么最差情況下的失調(diào)電壓定義如下:
對(duì)于偽差分/單端輸入信號(hào),有兩種情況:
● 一個(gè)模擬輸入連接到低阻抗源(參見圖5)。誤差定義為:
圖5. 偽差分/單端ADC
● 兩個(gè)輸入均連接到高阻抗源(參見圖6)。誤差與使用真差分信號(hào)的情況相同。
圖6. 偽差分ADC
交流誤差
交流分量與輸入阻抗規(guī)格直接相關(guān)。輸入阻抗可以是阻性或容性。若輸入阻抗為容性,則給定頻率下的阻抗計(jì)算如下:
其中:
Zc為輸入阻抗。
CIN為數(shù)據(jù)手冊(cè)給出的輸入電容。
fIN為輸入頻率。
舉個(gè)例子,假設(shè)有8 pF電容和1 kHz輸入帶寬,則最小輸入阻抗約為20 MΩ。
誤差最小化
為使低通濾波器中電阻不匹配引起的誤差最小,最好使用小電阻和大電容,因?yàn)殡娮璁a(chǎn)生的失調(diào)和約翰遜噪聲較低。
免責(zé)聲明:本文為轉(zhuǎn)載文章,轉(zhuǎn)載此文目的在于傳遞更多信息,版權(quán)歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權(quán)問題,請(qǐng)聯(lián)系小編進(jìn)行處理。
推薦閱讀:
特別推薦
- 【“源”察秋毫系列】下一代半導(dǎo)體氧化鎵器件光電探測(cè)器應(yīng)用與測(cè)試
- 集成開關(guān)控制器如何提升系統(tǒng)能效?
- 工業(yè)峰會(huì)2024激發(fā)創(chuàng)新,推動(dòng)智能能源技術(shù)發(fā)展
- Melexis推出超低功耗車用非接觸式微功率開關(guān)芯片
- Bourns 發(fā)布新款薄型線性濾波器系列 SRF0502 系列
- 三菱電機(jī)開始提供用于xEV的SiC-MOSFET裸片樣品
- ROHM開發(fā)出支持更高電壓xEV系統(tǒng)的SiC肖特基勢(shì)壘二極管
技術(shù)文章更多>>
- AMTS & AHTE South China 2024圓滿落幕 持續(xù)發(fā)力探求創(chuàng)新,攜手并進(jìn)再踏新征程!
- 提高下一代DRAM器件的寄生電容性能
- 意法半導(dǎo)體Web工具配合智能傳感器加快AIoT項(xiàng)目落地
- 韌性與創(chuàng)新并存,2024 IIC創(chuàng)實(shí)技術(shù)再獲獎(jiǎng)分享供應(yīng)鏈挑戰(zhàn)下的自我成長(zhǎng)
- 上海國際嵌入式展暨大會(huì)(embedded world China )與多家國際知名項(xiàng)目達(dá)成合作
技術(shù)白皮書下載更多>>
- 車規(guī)與基于V2X的車輛協(xié)同主動(dòng)避撞技術(shù)展望
- 數(shù)字隔離助力新能源汽車安全隔離的新挑戰(zhàn)
- 汽車模塊拋負(fù)載的解決方案
- 車用連接器的安全創(chuàng)新應(yīng)用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索
SynQor
s端子線
Taiyo Yuden
TDK-EPC
TD-SCDMA功放
TD-SCDMA基帶
TE
Tektronix
Thunderbolt
TI
TOREX
TTI
TVS
UPS電源
USB3.0
USB 3.0主控芯片
USB傳輸速度
usb存儲(chǔ)器
USB連接器
VGA連接器
Vishay
WCDMA功放
WCDMA基帶
Wi-Fi
Wi-Fi芯片
window8
WPG
XILINX
Zigbee
ZigBee Pro