- VCO和VCO推壓
- 電源調(diào)制的頻譜分析儀曲線圖
- LDO濾波
- 電荷泵和濾波器
鎖相環(huán)(PLL)是現(xiàn)代通信系統(tǒng)的基本構(gòu)建模塊PLLs通常用在無線電接收機或發(fā)射機中,主要提供"本振"(LO)功能;也可用于時鐘信號分配和降噪,而且越來越多地用作高采樣速率模數(shù)或數(shù)模轉(zhuǎn)換的時鐘源。由于每一代PLL的噪聲性能都在改善,因此電源噪聲的影響變得越來越明顯,某些情況下甚至可限制噪聲性能。本文討論圖1所示的基本PLL方案,并考察每個構(gòu)建模塊的電源管理要求。
圖1.顯示各種電源管理要求的基本鎖相環(huán)
VCO和VCO推壓
電壓控制振蕩器將來自鑒相器的誤差電壓轉(zhuǎn)換成輸出頻率。器件"增益"定義為KVCO,通常以MHz/V表示。電壓控制可變電容二極管(變?nèi)荻O管) 常用于調(diào)節(jié)VCO內(nèi)的頻率。VCO的增益通常足以提供充分的頻率覆蓋范圍,但仍不足以降低相位噪聲,因為任何變?nèi)荻O管噪聲都會被放大KVCO倍,進而增加輸出相位噪聲。
多頻段集成VCO的出現(xiàn),例如用于頻率合成器ADF4350的集成VCO,可避免在KVCO與頻率覆蓋范圍間進行取舍,使PLL設計人員可以使用包含數(shù)個中等增益VCO的IC以及智能頻段切換程序,根據(jù)已編程的輸出頻率選擇適當?shù)念l段。這種頻段分割提供了寬廣的總體范圍和較低噪聲。
除了需要從輸入電壓變化轉(zhuǎn)換至輸出頻率變化(KVCO)外,電源波動也會給輸出頻率變化帶來干擾成分。VCO對電源波動的靈敏度定義為VCO 推壓(Kpushing),通常是所需KVCO.的一小部分。例如,Kpushing通常是KVCO的5%至20%.因此,對于高增益VCO,推壓效應增大,VCO電源的噪聲貢獻就更加舉足輕重。
VCO推壓的測量方法如下:向VTUNE引腳施加直流調(diào)諧電壓,改變電源電壓并測量頻率變化。推壓系數(shù)是頻率變化與電壓變化之比,如表1所示,使用的是ADF4350 PLL.
表1. ADF4350 VCO推壓測
另一種方法:將低頻方波直流耦合至電源內(nèi),同時觀察VCO頻譜任一側(cè)上的頻移鍵控 (FSK)調(diào)制峰值(圖2)。峰值間頻率偏差除以方波幅度,便得出VCO推壓系數(shù)。該測量方法比靜態(tài)直流測試更精確,因為消除了與直流輸入電壓變化相關(guān)的任何熱效應。圖2顯示ADF4350 VCO輸出在3.3 GHz、對標稱3.3 V電源施加10 kHz、0.6 V p-p方波時的頻譜分析儀曲線圖。對于1.62 MHz/0.6 V或2.7 MHz/V的推壓系數(shù),最終偏差為3326.51 MHz – 3324.89 MHz = 1.62 MHz.該結(jié)果可與表1中的靜態(tài)測量 2.3 MHz/V比較。
圖2.ADF4350 VCO通過10kHz、0.6v p-p方波響應
在PLL系統(tǒng)中,較高的VCO推壓意味著VCO電源噪聲的增加倍數(shù)更大。為盡可能降低對VCO相位噪聲的影響,需要低噪聲電源。
ADP3334調(diào)節(jié)器的集成均方根噪聲為27 μV(40多年來,從10 Hz至100 kHz)。該結(jié)果可與ADF4350評估板上使用的LDO ADP150的9 μV比較。圖3中可以看出已測量PLL相位噪聲頻譜密度的差異。測量使用4.4 GHz VCO頻率進行,其中VCO推壓為最大值(表1),因此屬于最差情況結(jié)果。ADP150調(diào)節(jié)器噪聲足夠低,因此對 VCO噪聲的貢獻可以忽略不計,使用兩節(jié)(假定"無噪聲")AA電池重復測量可確認這一點。
圖3.使用ADP3334和ADP150LDO對(AA電池)供電時ADF4350在4.4GHz下的相位噪聲比較
與VCO噪聲類似,LDO的相位噪聲貢獻可以看成加性成分LDO(t), 如圖4所示。再次使用VCO超額相位表達式得到:
或者在頻域中為:
其中vLDO(f)是LDO的電壓噪聲頻譜密度。
[page]
1 Hz帶寬內(nèi)的單邊帶電源頻譜密度SΦ(f)由下式得出:
以dB表示時,用于計算電源噪聲引起的相位噪聲貢獻的公式如下:
其中 L(LDO)是失調(diào)為f時,調(diào)節(jié)器對VCO相位噪聲(以dBc/Hz表示)的噪聲貢獻; f; Kpushing是VCO推壓系數(shù),以Hz/V表示;vLDO(f)是給定頻率偏移下的噪聲頻譜密度,以V/√Hz表示。
圖4.小信號加性vco電源噪聲模型
求解vLDO(f),
在100 kHz偏移下,vLDO(f) = 11.2 nV/√
給定偏移下的LDO噪聲頻譜密度通??赏ㄟ^LDO數(shù)據(jù)手冊的典型性能曲線讀取。
當VCO連接在負反饋PLL內(nèi)時,LDO噪聲以類似于VCO噪聲的方式通過PLL環(huán)路濾波器進行高通濾波。因此,上述公式僅適用于大于PLL環(huán)路帶寬的頻率偏移。在PLL環(huán)路帶寬內(nèi),PLL可成功跟蹤并濾 LDO噪聲,從而降低其噪聲貢獻。
LDO濾波
要改善LDO噪聲,通常有兩種選擇:使用具有更少噪聲的LDO,或者對LDO輸出進行后置濾波。當無濾波器的噪聲要求超過經(jīng)濟型LDO的能力時,濾波選項可能是不錯的選擇。簡單的LC π 濾波器通常足以將帶外LDO噪聲降低20 dB(圖5)。
圖5.用于衰減LDO噪聲的LCπ濾波器
[page]
電荷泵和濾波器
電荷泵將鑒相器誤差電壓轉(zhuǎn)換為電流脈沖,并通過PLL環(huán)路濾波器進行積分和平滑處理。電荷泵通??稍谧疃嗟陀谄潆娫措妷海╒P)0.5 V的電壓下工作。例如,如果最大電荷泵電源為5.5 V,那么電荷泵只能在最高5 V輸出電壓下工作。如果VCO需要更高的調(diào)諧電壓,則通常需要有源濾波器。有關(guān)實際PLL的有用信息和參考設計,請參見電路筆記CN-0174,5,處理高壓的方式請參見利用高壓VCO設計高性能鎖相環(huán),"6該文章發(fā)表于模擬對話第43卷第4期(2009)。有源濾波器的替代方案是使用PLL和針對更高電壓設計的電荷泵,例如ADF4150HV ADF4150HV可使用高達30 V的電荷泵電壓工作,從而在許多情況中省去了有源濾波器。
電荷泵的低功耗使其看似頗具吸引力,可使用升壓轉(zhuǎn)換器從較低的電源電壓產(chǎn)生高電荷泵電壓,然而與此類DC-DC轉(zhuǎn)換器相關(guān)的開關(guān)頻率紋波可能在VCO的輸出端產(chǎn)生干擾雜散音。高PLL雜散可能造成發(fā)射機發(fā)射屏蔽測試失敗,或者降低接收機系統(tǒng)內(nèi)的靈敏度和帶外阻塞性能。為幫助指導轉(zhuǎn)換器紋波的規(guī)格,使用圖6的測量設置針對各種PLL環(huán)路帶寬獲得全面電源抑制曲線圖與頻率的關(guān)系。
圖6.測量電荷泵電源抑制的設置
圖7.ADF4150HF電荷泵電源抑制曲線圖
1.3 MHz時, ADP1613就是一款合適的升壓轉(zhuǎn)換器。如果將PLL環(huán)路帶寬設置為10 kHz,PSR可能達到大約90 dB;環(huán)路帶寬為80 kHz時,PSR為50 dB.首先解決PLL雜散水平要求后,可以回頭決定升壓轉(zhuǎn)換器輸出所需的紋波電平。例如,如果PLL需要小于–80 dBm的雜散,且PSR為50 dB,則電荷泵電源輸入端的紋波功率需小–30 dBm,即20 mV p-p.如果在電荷泵電源引腳附近放置足夠的去耦電容,上述水平的紋波電壓可使用紋波濾波器輕松實現(xiàn)。例如,100 nF去耦電容在1.3MHz時可提供20 dB以上的紋波衰減。應小心使用具有適當電壓額定值的電容;例如,如果升壓轉(zhuǎn)換器產(chǎn)生18 V電源,應使用具有20V或更高額定值的電容。
[page]
使用基于Excel的設計工具ADP161x.可以簡化升壓轉(zhuǎn)換器和紋波濾波器的設計。圖8顯示用于5 V輸入至20 V輸出設計的用戶輸入。為將轉(zhuǎn)換器級輸出端的電壓紋波降至最低,該設計選擇噪聲濾波器選項,并將VOUT紋波場設定為最小值。高壓電荷泵的功耗為2 mA(最大值),因此OUT 為10 mA以提供裕量。該設計使用20 kHz的PLL環(huán)路帶寬,通過ADF4150HV評估板進行測試。根據(jù)圖7,可能獲得約70dB的PSR.由于PSR極佳,此設置未在VCO輸出端呈現(xiàn)明顯的開關(guān)雜散(< –110 dBm),即使是在省去噪聲濾波器時。
圖8.ADP1613升壓轉(zhuǎn)換器EXCEL設計工具
圖9.ADlsimPLL中CPA_PPFFBP1濾波器設計的屏幕視圖。
圖10.有源環(huán)路濾波器與高壓無源濾波器的電源紋波電平
結(jié)束語
以上已討論主要PLL模塊的電源管理要求,并針對VCO和電荷泵電源推算出規(guī)格。了解電源噪聲和紋波對PLL性能的影響后,設計人員可以回頭推算電源管理模塊的規(guī)格,進而實現(xiàn)性能最佳的PLL設計。