可測(cè)試性是同可靠性、維修性相并列的一門(mén)新型學(xué)科,其發(fā)展和應(yīng)用對(duì)于提高產(chǎn)品的質(zhì)量,降低產(chǎn)品的全壽命周期費(fèi)用具有重要意義。隨著集成電路設(shè)計(jì)方法與工藝技術(shù)的不斷進(jìn)步,集成電路的可測(cè)性已經(jīng)成為提高產(chǎn)品可靠性和成品率的重要因素。
1 信號(hào)處理器簡(jiǎn)介
硬件電路軟件化是電路設(shè)計(jì)的發(fā)展趨勢(shì)。借助大規(guī)模集成的FPGA和高效的設(shè)計(jì)軟件,不僅可通過(guò)直接對(duì)芯片結(jié)構(gòu)的設(shè)計(jì)實(shí)現(xiàn)多種數(shù)字邏輯系統(tǒng)功能,而且由于管腳定義靈活,從而減輕了信號(hào)處理器電路圖設(shè)計(jì)和電路板設(shè)計(jì)的工作量及難度。這種基于可編程邏輯器件的設(shè)計(jì)大幅減少了芯片的數(shù)量,縮小了系統(tǒng)的體積,提高了系統(tǒng)的可靠性,同時(shí)也增加了信號(hào)處理器的測(cè)試復(fù)雜度,降低了故障隔離率。
信號(hào)處理器主要完成電壓模擬信號(hào)的分時(shí)采集、RS422總線信號(hào)的接收和編碼輸出等功能,原理框圖如圖1所示。
信號(hào)處理器作為遙測(cè)產(chǎn)品的重要部件,其可測(cè)試性基本決定了遙測(cè)產(chǎn)品的可測(cè)試性,因此提高信號(hào)處理器的可測(cè)試性意義重大。由圖1可知信號(hào)處理器需要進(jìn)行測(cè)試的節(jié)點(diǎn)較多,主要包括多路模擬信號(hào)調(diào)理電路、交換子、A/D轉(zhuǎn)換器、RS422總線接口芯片、PCM碼輸出電路、FPGA內(nèi)部的各邏輯模塊、二次電源等,共計(jì)約34個(gè)測(cè)試節(jié)點(diǎn)。
在地面或試驗(yàn)室環(huán)境中,采用信號(hào)模擬器、萬(wàn)用表、示波器、數(shù)據(jù)接收設(shè)備等對(duì)信號(hào)處理器進(jìn)行測(cè)試,可以考核全部測(cè)試節(jié)點(diǎn),基本實(shí)現(xiàn)信號(hào)處理器100%的測(cè)試覆蓋率和故障隔離率。
在供電、二次電源變換以及PCM輸出正常的前提下,在掛機(jī)自檢過(guò)程中通過(guò)接收到的PCM數(shù)據(jù)僅可獲取部分模塊的工作狀態(tài),主要包括“供電”信號(hào)所在的調(diào)理電路、交換子、A/D轉(zhuǎn)換器、模擬量處理模塊和編碼控制模塊的部分功能,測(cè)試覆蓋率約為24%。當(dāng)4個(gè)單元中任意一個(gè)單元或多個(gè)單元出現(xiàn)故障時(shí),無(wú)法通過(guò)數(shù)據(jù)分析完成故障的進(jìn)一步隔離,從而形成一個(gè)模糊度為4的模糊組,故障隔離率0%。
[page]
3 BIT設(shè)計(jì)分析
3.1 單一模擬信號(hào)采集通路BIT分析
通過(guò)對(duì)圖1中雙點(diǎn)劃線部分電路進(jìn)行分析,建立故障樹(shù)如圖2所示,根據(jù)故障樹(shù)形成相關(guān)性圖形模型如圖3所示,獲得一階相關(guān)性及相關(guān)D矩陣如圖4所示。
3.2 單一模擬信號(hào)采集通路的BIT設(shè)計(jì)
部分電路BIT分析是基于通過(guò)獲得測(cè)試點(diǎn)的狀態(tài)來(lái)識(shí)別故障和故障定位。根據(jù)信號(hào)處理器的特殊性,設(shè)計(jì)采用為電路各測(cè)試點(diǎn)引入激勵(lì)信號(hào)的方式,實(shí)現(xiàn)判斷功能模塊是否存在故障的功能,其BIT方案如圖6所示。
(1)自檢模塊預(yù)設(shè)D/A輸出值為4 V。(2)通過(guò)開(kāi)關(guān)矩陣將4 V電壓接入“供電”信號(hào)所在調(diào)理電路前端。(3)自檢模塊將通過(guò)A/D轉(zhuǎn)換器獲得的數(shù)據(jù)同預(yù)定值進(jìn)行比較。(4)如果比較結(jié)果一致,則輸出“000”表示無(wú)故障,自檢結(jié)束。(5)如果比較結(jié)果不一致,則控制開(kāi)關(guān)矩陣將4 V電壓接入調(diào)理電路后端,即交換子前端,自檢模塊將通過(guò)A/D轉(zhuǎn)換器獲得的數(shù)據(jù)同預(yù)定值比較。(6)如果比較結(jié)果相一致,則輸出“110”表示調(diào)理電路故障,自檢結(jié)束。(7)如果比較結(jié)果不一致,則控制開(kāi)關(guān)矩陣將4 V電壓接入交換子后端,即A/D轉(zhuǎn)換器前端,自檢模塊將通過(guò)A /D轉(zhuǎn)換器的獲得的數(shù)據(jù)同預(yù)定值進(jìn)行比較。(8)如果比較結(jié)果相一致,則輸出“101”表示交換子故障,自檢結(jié)束。(9)如果比較結(jié)果不一致,則通過(guò)“100”表示A/D轉(zhuǎn)換器故障,自檢結(jié)束。
此流程存在盲點(diǎn),即模擬信號(hào)處理模塊故障。因?yàn)樵摴收弦部赡軐?dǎo)致交換子輸出和A/D轉(zhuǎn)換器輸出故障,單一流程無(wú)法進(jìn)行識(shí)別和隔離。全部模擬通道均加入到此流程后,就可以通過(guò)多數(shù)原則判定和隔離上述故障。
[page]
3.3 RS422數(shù)據(jù)通道BIT設(shè)計(jì)
RS422數(shù)據(jù)接收只有兩級(jí)功能模塊,故障判定和隔離相對(duì)簡(jiǎn)單。只需要在FPGA中增加相應(yīng)數(shù)量的標(biāo)準(zhǔn)RS422總線數(shù)據(jù)流,通過(guò)RS422總線接口芯片、開(kāi)關(guān)矩陣和總線選擇器接入RS422總線接口芯片輸入端或RS422數(shù)據(jù)處理模塊。RS422數(shù)據(jù)通道BIT方案如圖7所示。
3.4 信號(hào)處理器整體BIT設(shè)計(jì)
通過(guò)對(duì)單一模擬信號(hào)采集通道以及RS422數(shù)據(jù)通道的BIT設(shè)計(jì)實(shí)現(xiàn),最終信號(hào)處理器整體BIT設(shè)計(jì)結(jié)果如圖8所示。
相關(guān)閱讀:
絕對(duì)實(shí)用!一種FBAR傳感器信號(hào)處理電路的設(shè)計(jì)
數(shù)字信號(hào)處理器的POL電源解決方案設(shè)計(jì)
改進(jìn)電路設(shè)計(jì)規(guī)程提高可測(cè)試性