廠家經(jīng)驗(yàn)總結(jié):PCB電路設(shè)計(jì)常見(jiàn)問(wèn)題
發(fā)布時(shí)間:2019-03-07 責(zé)任編輯:xueqi
【導(dǎo)讀】PCB設(shè)計(jì)是一項(xiàng)技術(shù)性很強(qiáng)的工作,同時(shí)需要多年的經(jīng)驗(yàn)積累,以下線路板廠總結(jié)了PCB電路設(shè)計(jì)中的幾個(gè)常見(jiàn)問(wèn)題供您參考。
一、焊盤(pán)的重疊
1、焊盤(pán)(除表面貼焊盤(pán)外)的重疊,意味孔的重疊,在鉆孔工序會(huì)因?yàn)樵谝惶幎啻毋@孔導(dǎo)致斷鉆頭,導(dǎo)致孔的損傷。
2、多層板中兩個(gè)孔重疊,如一個(gè)孔位為隔離盤(pán),另一孔位為連接盤(pán)(花焊盤(pán)),這樣繪出底片后表現(xiàn)為隔離盤(pán),造成的報(bào)廢。
二、圖形層的濫用
1、在一些圖形層上做了一些無(wú)用的連線,本來(lái)是四層板卻設(shè)計(jì)了五層以上的線路,使之造成誤解。
2、設(shè)計(jì)時(shí)圖省事,以Protel軟件為例對(duì)各層都有的線用Board層去畫(huà),又用Board層去劃標(biāo)注線,這樣在進(jìn)行光繪數(shù)據(jù)時(shí),因?yàn)槲催xBoard層,漏掉連線而斷路,或者會(huì)因?yàn)檫x擇Board層的標(biāo)注線而短路,因此設(shè)計(jì)時(shí)保持圖形層的完整和清晰。
3、違反常規(guī)性設(shè)計(jì),如元件面設(shè)計(jì)在Bottom層,焊接面設(shè)計(jì)在Top,造成不便。
三、字符的亂放
1、字符蓋焊盤(pán)SMD焊片,給印制板的通斷測(cè)試及元件的焊接帶來(lái)不便。
2、字符設(shè)計(jì)的太小,造成絲網(wǎng)印刷的困難,太大會(huì)使字符相互重疊,難以分辨。
四、單面焊盤(pán)孔徑的設(shè)置
1、單面焊盤(pán)一般不鉆孔,若鉆孔需標(biāo)注,其孔徑應(yīng)設(shè)計(jì)為零。如果設(shè)計(jì)了數(shù)值,這樣在產(chǎn)生鉆孔數(shù)據(jù)時(shí),此位置就出現(xiàn)了孔的座標(biāo),而出現(xiàn)問(wèn)題。
2、單面焊盤(pán)如鉆孔應(yīng)特殊標(biāo)注。
五、用填充塊畫(huà)焊盤(pán)
用填充塊畫(huà)焊盤(pán)在設(shè)計(jì)線路時(shí)能夠通過(guò)DRC檢查,但對(duì)于加工是不行的,因此類(lèi)焊盤(pán)不能直接生成阻焊數(shù)據(jù),在上阻焊劑時(shí),該填充塊區(qū)域?qū)⒈蛔韬竸└采w,導(dǎo)致器件焊裝困難。
六、電地層又是花焊盤(pán)又是連線
因?yàn)樵O(shè)計(jì)成花焊盤(pán)方式的電源,地層與實(shí)際印制板上的圖像是相反的,所有的連線都是隔離線,這一點(diǎn)設(shè)計(jì)者應(yīng)非常清楚。這里順便說(shuō)一下,畫(huà)幾組電源或幾種地的隔離線時(shí)應(yīng)小心,不能留下缺口,使兩組電源短路,也不能造成該連接的區(qū)域封鎖(使一組電源被分開(kāi))。
七、加工層次定義不明確
1、單面板設(shè)計(jì)在TOP層,如不加說(shuō)明正反做,也許制出來(lái)的板子裝上器件而不好焊接。
2、例如一個(gè)四層板設(shè)計(jì)時(shí)采用TOP mid1、mid2 bottom四層,但加工時(shí)不是按這樣的順序放置,這就要求說(shuō)明。
八、設(shè)計(jì)中的填充塊太多或填充塊用極細(xì)的線填充
1、產(chǎn)生光繪數(shù)據(jù)有丟失的現(xiàn)象,光繪數(shù)據(jù)不完全。
2、因填充塊在光繪數(shù)據(jù)處理時(shí)是用線一條一條去畫(huà)的,因此產(chǎn)生的光繪數(shù)據(jù)量相當(dāng)大,增加了數(shù)據(jù)處理的難度。
九、表面貼裝器件焊盤(pán)太短
這是對(duì)通斷測(cè)試而言的,對(duì)于太密的表面貼裝器件,其兩腳之間的間距相當(dāng)小,焊盤(pán)也相當(dāng)細(xì),安裝測(cè)試針,必須上下(左右)交錯(cuò)位置,如焊盤(pán)設(shè)計(jì)的太短,雖然不影響器件安裝,但會(huì)使測(cè)試針錯(cuò)不開(kāi)位。
十、大面積網(wǎng)格的間距太小
組成大面積網(wǎng)格線同線之間的邊緣太?。ㄐ∮?.3mm),在印制板制造過(guò)程中,圖轉(zhuǎn)工序在顯完影之后容易產(chǎn)生很多碎膜附著在板子上,造成斷線。
十一、大面積銅箔距外框的距離太近
大面積銅箔距外框應(yīng)至少保證0.2mm以上的間距,因在銑外形時(shí)如銑到銅箔上容易造成銅箔起翹及由其引起的阻焊劑脫落問(wèn)題。
十二、外形邊框設(shè)計(jì)的不明確
有的客戶在Keep layer、Board layer、Top over layer等都設(shè)計(jì)了外形線且這些外形線不重合,造成pcb生產(chǎn)廠家很難判斷以哪條外形線為準(zhǔn)。
十三、圖形設(shè)計(jì)不均勻
在進(jìn)行圖形電鍍時(shí)造成鍍層不均勻,影響質(zhì)量。
十四、鋪銅面積過(guò)大時(shí)應(yīng)用網(wǎng)格線,避免SMT時(shí)起泡。
特別推薦
- 【“源”察秋毫系列】下一代半導(dǎo)體氧化鎵器件光電探測(cè)器應(yīng)用與測(cè)試
- 集成開(kāi)關(guān)控制器如何提升系統(tǒng)能效?
- 工業(yè)峰會(huì)2024激發(fā)創(chuàng)新,推動(dòng)智能能源技術(shù)發(fā)展
- Melexis推出超低功耗車(chē)用非接觸式微功率開(kāi)關(guān)芯片
- Bourns 發(fā)布新款薄型線性濾波器系列 SRF0502 系列
- 三菱電機(jī)開(kāi)始提供用于xEV的SiC-MOSFET裸片樣品
- ROHM開(kāi)發(fā)出支持更高電壓xEV系統(tǒng)的SiC肖特基勢(shì)壘二極管
技術(shù)文章更多>>
- AMTS & AHTE South China 2024圓滿落幕 持續(xù)發(fā)力探求創(chuàng)新,攜手并進(jìn)再踏新征程!
- 提高下一代DRAM器件的寄生電容性能
- 意法半導(dǎo)體Web工具配合智能傳感器加快AIoT項(xiàng)目落地
- 韌性與創(chuàng)新并存,2024 IIC創(chuàng)實(shí)技術(shù)再獲獎(jiǎng)分享供應(yīng)鏈挑戰(zhàn)下的自我成長(zhǎng)
- 上海國(guó)際嵌入式展暨大會(huì)(embedded world China )與多家國(guó)際知名項(xiàng)目達(dá)成合作
技術(shù)白皮書(shū)下載更多>>
- 車(chē)規(guī)與基于V2X的車(chē)輛協(xié)同主動(dòng)避撞技術(shù)展望
- 數(shù)字隔離助力新能源汽車(chē)安全隔離的新挑戰(zhàn)
- 汽車(chē)模塊拋負(fù)載的解決方案
- 車(chē)用連接器的安全創(chuàng)新應(yīng)用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門(mén)搜索
SynQor
s端子線
Taiyo Yuden
TDK-EPC
TD-SCDMA功放
TD-SCDMA基帶
TE
Tektronix
Thunderbolt
TI
TOREX
TTI
TVS
UPS電源
USB3.0
USB 3.0主控芯片
USB傳輸速度
usb存儲(chǔ)器
USB連接器
VGA連接器
Vishay
WCDMA功放
WCDMA基帶
Wi-Fi
Wi-Fi芯片
window8
WPG
XILINX
Zigbee
ZigBee Pro