国产精品亚洲欧美一区麻豆_亚洲国产精品高清在线观看_ 国产一区二区在线观看app-亚洲国产成人久久综合野外-国产永久在线视频-国产va免费精品

你的位置:首頁 > 互連技術(shù) > 正文

高頻PCB電路設(shè)計常見的66個問題

發(fā)布時間:2018-11-09 責(zé)任編輯:lina

【導(dǎo)讀】隨著電子技術(shù)快速發(fā)展,以及無線通信技術(shù)在各領(lǐng)域的廣泛應(yīng)用,高頻、高速、高密度已逐步成為現(xiàn)代電子產(chǎn)品的顯著發(fā)展趨勢之一。信號傳輸高頻化和高速數(shù)字化,迫使PCB走向微小孔與埋/盲孔化、導(dǎo)線精細(xì)化、介質(zhì)層均勻薄型化,高頻高速高密度多層PCB設(shè)計技術(shù)已成為一個重要的研究領(lǐng)域。作者根據(jù)多年在硬件設(shè)計工作中的經(jīng)驗,總結(jié)一些高頻電路的設(shè)計技巧及注意事項,供大家參考。
 
高頻PCB電路設(shè)計常見的66個問題

隨著電子技術(shù)快速發(fā)展,以及無線通信技術(shù)在各領(lǐng)域的廣泛應(yīng)用,高頻、高速、高密度已逐步成為現(xiàn)代電子產(chǎn)品的顯著發(fā)展趨勢之一。信號傳輸高頻化和高速數(shù)字化,迫使PCB走向微小孔與埋/盲孔化、導(dǎo)線精細(xì)化、介質(zhì)層均勻薄型化,高頻高速高密度多層PCB設(shè)計技術(shù)已成為一個重要的研究領(lǐng)域。作者根據(jù)多年在硬件設(shè)計工作中的經(jīng)驗,總結(jié)一些高頻電路的設(shè)計技巧及注意事項,供大家參考。
 
1、如何選擇PCB 板材?
 
選擇PCB 板材必須在滿足設(shè)計需求和可量產(chǎn)性及成本中間取得平衡點。設(shè)計需求包含電氣和機構(gòu)這兩部分。通常在設(shè)計非常高速的PCB 板子(大于GHz 的頻率)時這材質(zhì)問題會比較重要。例如,現(xiàn)在常用的FR-4 材質(zhì),在幾個GHz 的頻率時的介質(zhì)損耗(dielectric loss)會對信號衰減有很大的影響,可能就不合用。就電氣而言,要注意介電常數(shù)(dielectric constant)和介質(zhì)損在所設(shè)計的頻率是否合用。
 
2、如何避免高頻干擾?
 
避免高頻干擾的基本思路是盡量降低高頻信號電磁場的干擾,也就是所謂的串?dāng)_(Crosstalk)??捎美蟾咚傩盘柡湍M信號之間的距離,或加ground guard/shunt traces 在模擬信號旁邊。還要注意數(shù)字地對模擬地的噪聲干擾。
 
3、在高速設(shè)計中,如何解決信號的完整性問題?
 
信號完整性基本上是阻抗匹配的問題。而影響阻抗匹配的因素有信號源的架構(gòu)和輸出阻抗(output impedance),走線的特性阻抗,負(fù)載端的特性,走線的拓樸(topology)架構(gòu)等。解決的方式是靠端接(termination)與調(diào)整走線的拓樸。
 
4、差分布線方式是如何實現(xiàn)的?
 
差分對的布線有兩點要注意,一是兩條線的長度要盡量一樣長,另一是兩線的間距(此間距由差分阻抗決定)要一直保持不變,也就是要保持平行。平行的方式有兩種,一為兩條線走在同一走線層(side-by-side),一為兩條線走在上下相鄰兩層(over-under)。一般以前者side-by-side(并排,并肩) 實現(xiàn)的方式較多。
 
5、對于只有一個輸出端的時鐘信號線,如何實現(xiàn)差分布線?
 
要用差分布線一定是信號源和接收端也都是差分信號才有意義。所以對只有一個輸出端的時鐘信號是無法使用差分布線的。
 
6、接收端差分線對之間可否加一匹配電阻?
 
接收端差分線對間的匹配電阻通常會加,其值應(yīng)等于差分阻抗的值。這樣信號質(zhì)量會好些。
 
7、為何差分對的布線要靠近且平行?
 
對差分對的布線方式應(yīng)該要適當(dāng)?shù)目拷移叫?。所謂適當(dāng)?shù)目拷且驗檫@間距會影響到差分阻抗(differential impedance)的值,此值是設(shè)計差分對的重要參數(shù)。需要平行也是因為要保持差分阻抗的一致性。若兩線忽遠(yuǎn)忽近,差分阻抗就會不一致,就會影響信號完整性(signal integrity)及時間延遲(timing delay)。
 
8、如何處理實際布線中的一些理論沖突的問題?
 
基本上,將模/數(shù)地分割隔離是對的。要注意的是信號走線盡量不要跨過有分割的地方(moat),還有不要讓電源和信號的回流電流路徑(returning current path)變太大。
 
晶振是模擬的正反饋振蕩電路,要有穩(wěn)定的振蕩信號,必須滿足loop gain 與phase 的規(guī)范,而這模擬信號的振蕩規(guī)范很容易受到干擾,即使加ground guard traces 可能也無法完全隔離干擾。而且離的太遠(yuǎn),地平面上的噪聲也會影響正反饋振蕩電路。所以,一定要將晶振和芯片的距離進可能靠近。
 
確實高速布線與EMI 的要求有很多沖突。但基本原則是因EMI 所加的電阻電容或ferrite bead,不能造成信號的一些電氣特性不符合規(guī)范。所以,最好先用安排走線和PCB 迭層的技巧來解決或減少EMI的問題,如高速信號走內(nèi)層。最后才用電阻電容或ferrite bead 的方式,以降低對信號的傷害。
 
9、如何解決高速信號的手工布線和自動布線之間的矛盾?
 
現(xiàn)在較強的布線軟件的自動布線器大部分都有設(shè)定約束條件來控制繞線方式及過孔數(shù)目。各家EDA公司的繞線引擎能力和約束條件的設(shè)定項目有時相差甚遠(yuǎn)。例如,是否有足夠的約束條件控制蛇行線(serpentine)蜿蜒的方式,能否控制差分對的走線間距等。這會影響到自動布線出來的走線方式是否能符合設(shè)計者的想法。另外,手動調(diào)整布線的難易也與繞線引擎的能力有絕對的關(guān)系。例如,走線的推擠能力,過孔的推擠能力,甚至走線對敷銅的推擠能力等等。所以,選擇一個繞線引擎能力強的布線器,才是解決之道。
 
10、關(guān)于test coupon。
 
test coupon 是用來以TDR (Time Domain Reflectometer) 測量所生產(chǎn)的PCB 板的特性阻抗是否滿足設(shè)計需求。一般要控制的阻抗有單根線和差分對兩種情況。所以,test coupon 上的走線線寬和線距(有差分對時)要與所要控制的線一樣。最重要的是測量時接地點的位置。為了減少接地引線(ground lead)的電感值,TDR 探棒(probe)接地的地方通常非常接近量信號的地方(probe tip),所以,test coupon 上量測信號的點跟接地點的距離和方式要符合所用的探棒。
 
11、在高速PCB 設(shè)計中,信號層的空白區(qū)域可以敷銅,而多個信號層的敷銅在接地和接電源上應(yīng)如何分配?
 
一般在空白區(qū)域的敷銅絕大部分情況是接地。只是在高速信號線旁敷銅時要注意敷銅與信號線的距離,因為所敷的銅會降低一點走線的特性阻抗。也要注意不要影響到它層的特性阻抗,例如在dual strip line 的結(jié)構(gòu)時。
 
12、是否可以把電源平面上面的信號線使用微帶線模型計算特性阻抗?電源和地平面之間的信號是否可以使用帶狀線模型計算?
 
是的,在計算特性阻抗時電源平面跟地平面都必須視為參考平面。例如四層板: 頂層-電源層-地層-底層,這時頂層走線特性阻抗的模型是以電源平面為參考平面的微帶線模型。
 
13、在高密度印制板上通過軟件自動產(chǎn)生測試點一般情況下能滿足大批量生產(chǎn)的測試要求嗎?
 
一般軟件自動產(chǎn)生測試點是否滿足測試需求必須看對加測試點的規(guī)范是否符合測試機具的要求。另外,如果走線太密且加測試點的規(guī)范比較嚴(yán),則有可能沒辦法自動對每段線都加上測試點,當(dāng)然,需要手動補齊所要測試的地方。
 
14、添加測試點會不會影響高速信號的質(zhì)量?
 
至于會不會影響信號質(zhì)量就要看加測試點的方式和信號到底多快而定。基本上外加的測試點(不用在線既有的穿孔(via or DIP pin)當(dāng)測試點)可能加在在線或是從在線拉一小段線出來。前者相當(dāng)于是加上一個很小的電容在在線,后者則是多了一段分支。這兩個情況都會對高速信號多多少少會有點影響,影響的程度就跟信號的頻率速度和信號緣變化率(edge rate)有關(guān)。影響大小可透過仿真得知。原則上測試點越小越好(當(dāng)然還要滿足測試機具的要求)分支越短越好。
 
15、若干PCB 組成系統(tǒng),各板之間的地線應(yīng)如何連接?
 
各個PCB 板子相互連接之間的信號或電源在動作時,例如A 板子有電源或信號送到B 板子,一定會有等量的電流從地層流回到A 板子(此為Kirchoff current law)。這地層上的電流會找阻抗最小的地方流回去。所以,在各個不管是電源或信號相互連接的接口處,分配給地層的管腳數(shù)不能太少,以降低阻抗,這樣可以降低地層上的噪聲。另外,也可以分析整個電流環(huán)路,尤其是電流較大的部分,調(diào)整地層或地線的接法,來控制電流的走法(例如,在某處制造低阻抗,讓大部分的電流從這個地方走),降低對其它較敏感信號的影響。
 
16、能介紹一些國外關(guān)于高速PCB 設(shè)計的技術(shù)書籍和數(shù)據(jù)嗎?
 
現(xiàn)在高速數(shù)字電路的應(yīng)用有通信網(wǎng)路和計算器等相關(guān)領(lǐng)域。在通信網(wǎng)路方面,PCB 板的工作頻率已達(dá)GHz 上下,疊層數(shù)就我所知有到40 層之多。計算器相關(guān)應(yīng)用也因為芯片的進步,無論是一般的PC 或服務(wù)器(Server),板子上的最高工作頻率也已經(jīng)達(dá)到400MHz (如Rambus) 以上。因應(yīng)這高速高密度走線需求,盲埋孔(blind/buried vias)、mircrovias 及build-up 制程工藝的需求也漸漸越來越多。這些設(shè)計需求都有廠商可大量生產(chǎn)。
 
17、兩個常被參考的特性阻抗公式:
 
微帶線(microstrip) Z={87/[sqrt(Er+1.41)]}ln[5.98H/(0.8W+T)] 其中,W 為線寬,T 為走線的銅皮厚度,H 為走線到參考平面的距離,Er 是PCB 板材質(zhì)的介電常數(shù)(dielectric constant)。此公式必須在0.1<(W/H)<2.0 及1<(Er)<15 的情況才能應(yīng)用。
 
帶狀線(stripline) Z=[60/sqrt(Er)]ln{4H/[0.67π(T+0.8W)]} 其中,H 為兩參考平面的距離,并且走線位于兩參考平面的中間。此公式必須在W/H<0.35 及T/H<0.25 的情況才能應(yīng)用。
 
18、差分信號線中間可否加地線?
 
差分信號中間一般是不能加地線。因為差分信號的應(yīng)用原理最重要的一點便是利用差分信號間相互耦合(coupling)所帶來的好處,如flux cancellation,抗噪聲(noise immunity)能力等。若在中間加地線,便會破壞耦合效應(yīng)。
 
19、剛?cè)岚逶O(shè)計是否需要專用設(shè)計軟件與規(guī)范?國內(nèi)何處可以承接該類電路板加工?
 
可以用一般設(shè)計PCB 的軟件來設(shè)計柔性電路板(Flexible Printed Circuit)。一樣用Gerber 格式給FPC廠商生產(chǎn)。由于制造的工藝和一般PCB 不同,各個廠商會依據(jù)他們的制造能力會對最小線寬、最小線距、最小孔徑(via)有其限制。除此之外,可在柔性電路板的轉(zhuǎn)折處鋪些銅皮加以補強。至于生產(chǎn)的廠商可上網(wǎng)“FPC”當(dāng)關(guān)鍵詞查詢應(yīng)該可以找到。
 
20、適當(dāng)選擇PCB 與外殼接地的點的原則是什么?
 
選擇PCB 與外殼接地點選擇的原則是利用chassis ground 提供低阻抗的路徑給回流電流(returning current)及控制此回流電流的路徑。例如,通常在高頻器件或時鐘產(chǎn)生器附近可以借固定用的螺絲將PCB的地層與chassis ground 做連接,以盡量縮小整個電流回路面積,也就減少電磁輻射。
 
21、電路板DEBUG 應(yīng)從那幾個方面著手?
 
就數(shù)字電路而言,首先先依序確定三件事情:1. 確認(rèn)所有電源值的大小均達(dá)到設(shè)計所需。有些多重電源的系統(tǒng)可能會要求某些電源之間起來的順序與快慢有某種規(guī)范。2. 確認(rèn)所有時鐘信號頻率都工作正常且信號邊緣上沒有非單調(diào)(non-monotonic)的問題。3. 確認(rèn)reset 信號是否達(dá)到規(guī)范要求。這些都正常的話,芯片應(yīng)該要發(fā)出第一個周期(cycle)的信號。接下來依照系統(tǒng)運作原理與bus protocol 來debug。
 
22、在電路板尺寸固定的情況下,如果設(shè)計中需要容納更多的功能,就往往需要提高PCB 的走線密度,但是這樣有可能導(dǎo)致走線的相互干擾增強,同時走線過細(xì)也使阻抗無法降低,請專家介紹在高速(>100MHz)高密度PCB 設(shè)計中的技巧?
 
在設(shè)計高速高密度PCB 時,串?dāng)_(crosstalk interference)確實是要特別注意的,因為它對時序(timing)與信號完整性(signal integrity)有很大的影響。以下提供幾個注意的地方:
 
控制走線特性阻抗的連續(xù)與匹配。
 
走線間距的大小。一般??吹降拈g距為兩倍線寬??梢酝高^仿真來知道走線間距對時序及信號完整性的影響,找出可容忍的最小間距。不同芯片信號的結(jié)果可能不同。
 
選擇適當(dāng)?shù)亩私臃绞健?/div>
 
避免上下相鄰兩層的走線方向相同,甚至有走線正好上下重疊在一起,因為這種串?dāng)_比同層相鄰走線的情形還大。
 
利用盲埋孔(blind/buried via)來增加走線面積。但是PCB 板的制作成本會增加。在實際執(zhí)行時確實很難達(dá)到完全平行與等長,不過還是要盡量做到。
 
除此以外,可以預(yù)留差分端接和共模端接,以緩和對時序與信號完整性的影響。
 
23、模擬電源處的濾波經(jīng)常是用LC 電路。但是為什么有時LC 比RC 濾波效果差?
 
LC 與RC 濾波效果的比較必須考慮所要濾掉的頻帶與電感值的選擇是否恰當(dāng)。因為電感的感抗(reactance)大小與電感值和頻率有關(guān)。如果電源的噪聲頻率較低,而電感值又不夠大,這時濾波效果可能不如RC。但是,使用RC 濾波要付出的代價是電阻本身會耗能,效率較差,且要注意所選電阻能承受的功率。
 
24、濾波時選用電感,電容值的方法是什么?
 
電感值的選用除了考慮所想濾掉的噪聲頻率外,還要考慮瞬時電流的反應(yīng)能力。如 果LC 的輸出端會有機會需要瞬間輸出大電流,則電感值太大會阻礙此大電流流經(jīng)此電感的速度,增加紋波噪聲(ripple noise)。電容值則和所能容忍的紋波噪聲規(guī)范值的大小有關(guān)。紋波噪聲值要求越小,電容值會較大。而電容的ESR/ESL 也會有影響。另外,如果這LC 是放在開關(guān)式電源(switching regulation power)的輸出端時,還要注意此LC 所產(chǎn)生的極點零點(pole/zero)對負(fù)反饋控制(negative feedback control)回路穩(wěn)定度的影響。
 
25、如何盡可能的達(dá)到EMC 要求,又不致造成太大的成本壓力?
 
PCB 板上會因EMC 而增加的成本通常是因增加地層數(shù)目以增強屏蔽效應(yīng)及增加了ferrite bead、choke等抑制高頻諧波器件的緣故。除此之外,通常還是需搭配其它機構(gòu)上的屏蔽結(jié)構(gòu)才能使整個系統(tǒng)通過EMC的要求。以下僅就PCB 板的設(shè)計技巧提供幾個降低電路產(chǎn)生的電磁輻射效應(yīng)。
 
盡可能選用信號斜率(slew rate)較慢的器件,以降低信號所產(chǎn)生的高頻成分。
 
注意高頻器件擺放的位置,不要太靠近對外的連接器。
 
注意高速信號的阻抗匹配,走線層及其回流電流路徑(return current path),以減少高頻的反射與輻射。
 
在各器件的電源管腳放置足夠與適當(dāng)?shù)娜ヱ詈想娙菀跃徍碗娫磳雍偷貙由系脑肼暋L貏e注意電容的頻率響應(yīng)與溫度的特性是否符合設(shè)計所需。
 
對外的連接器附近的地可與地層做適當(dāng)分割,并將連接器的地就近接到chassis ground。
 
可適當(dāng)運用ground guard/shunt traces 在一些特別高速的信號旁。但要注意guard/shunt traces 對走線特性阻抗的影響。
 
電源層比地層內(nèi)縮20H,H 為電源層與地層之間的距離。
 
26、當(dāng)一塊PCB 板中有多個數(shù)/模功能塊時,常規(guī)做法是要將數(shù)/模地分開,原因何在?
 
將數(shù)/模地分開的原因是因為數(shù)字電路在高低電位切換時會在電源和地產(chǎn)生噪聲,噪聲的大小跟信號的速度及電流大小有關(guān)。如果地平面上不分割且由數(shù)字區(qū)域電路所產(chǎn)生的噪聲較大而模擬區(qū)域的電路又非常接近,則即使數(shù)模信號不交叉,模擬的信號依然會被地噪聲干擾。也就是說數(shù)模地不分割的方式只能在模擬電路區(qū)域距產(chǎn)生大噪聲的數(shù)字電路區(qū)域較遠(yuǎn)時使用。
 
27、另一種作法是在確保數(shù)/模分開布局,且數(shù)/模信號走線相互不交叉的情況下,整個PCB板地不做分割,數(shù)/模地都連到這個地平面上。道理何在?
 
數(shù)模信號走線不能交叉的要求是因為速度稍快的數(shù)字信號其返回電流路徑(return current path)會盡量沿著走線的下方附近的地流回數(shù)字信號的源頭,若數(shù)模信號走線交叉,則返回電流所產(chǎn)生的噪聲便會出現(xiàn)在模擬電路區(qū)域內(nèi)。
 
28、在高速PCB 設(shè)計原理圖設(shè)計時,如何考慮阻抗匹配問題?
 
在設(shè)計高速PCB 電路時,阻抗匹配是設(shè)計的要素之一。而阻抗值跟走線方式有絕對的關(guān)系,例如是走在表面層(microstrip)或內(nèi)層(stripline/double stripline),與參考層(電源層或地層)的距離,走線寬度,PCB材質(zhì)等均會影響走線的特性阻抗值。也就是說要在布線后才能確定阻抗值。一般仿真軟件會因線路模型或所使用的數(shù)學(xué)算法的限制而無法考慮到一些阻抗不連續(xù)的布線情況,這時候在原理圖上只能預(yù)留一些terminators(端接),如串聯(lián)電阻等,來緩和走線阻抗不連續(xù)的效應(yīng)。真正根本解決問題的方法還是布線時盡量注意避免阻抗不連續(xù)的發(fā)生。
 
29、哪里能提供比較準(zhǔn)確的IBIS 模型庫?
 
IBIS 模型的準(zhǔn)確性直接影響到仿真的結(jié)果?;旧螴BIS 可看成是實際芯片I/O buffer 等效電路的電氣特性數(shù)據(jù),一般可由SPICE 模型轉(zhuǎn)換而得(亦可采用測量,但限制較多),而SPICE 的數(shù)據(jù)與芯片制造有絕對的關(guān)系,所以同樣一個器件不同芯片廠商提供,其SPICE 的數(shù)據(jù)是不同的,進而轉(zhuǎn)換后的IBIS 模型內(nèi)之?dāng)?shù)據(jù)也會隨之而異。也就是說,如果用了A 廠商的器件,只有他們有能力提供他們器件準(zhǔn)確模型數(shù)據(jù),因為沒有其它人會比他們更清楚他們的器件是由何種工藝做出來的。如果廠商所提供的IBIS 不準(zhǔn)確,只能不斷要求該廠商改進才是根本解決之道。
 
30、在高速PCB 設(shè)計時,設(shè)計者應(yīng)該從那些方面去考慮EMC、EMI 的規(guī)則呢?
 
一般EMI/EMC 設(shè)計時需要同時考慮輻射(radiated)與傳導(dǎo)(conducted)兩個方面。前者歸屬于頻率較高的部分(>30MHz)后者則是較低頻的部分(<30MHz)。所以不能只注意高頻而忽略低頻的部分。一個好的EMI/EMC 設(shè)計必須一開始布局時就要考慮到器件的位置,PCB 疊層的安排,重要聯(lián)機的走法,器件的選擇等,如果這些沒有事前有較佳的安排,事后解決則會事倍功半,增加成本. 例如時鐘產(chǎn)生器的位置盡量不要靠近對外的連接器,高速信號盡量走內(nèi)層并注意特性阻抗匹配與參考層的連續(xù)以減少反射,器件所推的信號之斜率(slew rate)盡量小以減低高頻成分,選擇去耦合(decoupling/bypass)電容時注意其頻率響應(yīng)是否符合需求以降低電源層噪聲。另外,注意高頻信號電流之回流路徑使其回路面積盡量小(也就是回路阻抗loop impedance 盡量小)以減少輻射。還可以用分割地層的方式以控制高頻噪聲的范圍。最后,適當(dāng)?shù)倪x擇PCB 與外殼的接地點(chassis ground)。
 
31、如何選擇EDA 工具?
 
目前的pcb 設(shè)計軟件中,熱分析都不是強項,所以并不建議選用,其它的功能1.3.4 可以選擇PADS或Cadence 性能價格比都不錯。PLD 的設(shè)計的初學(xué)者可以采用PLD 芯片廠家提供的集成環(huán)境,在做到百萬門以上的設(shè)計時可以選用單點工具。
 
32、請推薦一種適合于高速信號處理和傳輸?shù)腅DA 軟件。
 
常規(guī)的電路設(shè)計,INNOVEDA 的PADS 就非常不錯,且有配合用的仿真軟件,而這類設(shè)計往往占據(jù)了70%的應(yīng)用場合。在做高速電路設(shè)計,模擬和數(shù)字混合電路,采用Cadence 的解決方案應(yīng)該屬于性能價格比較好的軟件,當(dāng)然Mentor 的性能還是非常不錯的,特別是它的設(shè)計流程管理方面應(yīng)該是最為優(yōu)秀的。(大唐電信技術(shù)專家 王升)
 
33、對PCB 板各層含義的解釋?
 
Topoverlay--頂層器件名稱,也叫top silkscreen 或者top component legend,比如R1 C5,
 
IC10.bottomoverlay--同理multilayer--如果你設(shè)計一個4 層板,你放置一個free pad or via,定義它作為multilay 那么它的pad 就會自動出現(xiàn)在4 個層 上,如果你只定義它是top layer,那么它的pad 就會只出現(xiàn)在頂層上。
 
34、2G 以上高頻PCB 設(shè)計,走線,排版,應(yīng)重點注意哪些方面?
 
2G 以上高頻PCB 屬于射頻電路設(shè)計,不在高速數(shù)字電路設(shè)計討論范圍內(nèi)。而 射頻電路的布局(layout)和布線(routing)應(yīng)該和原理圖一起考慮的,因為布局布線都會造成分布效應(yīng)。而且,射頻電路設(shè)計一些無源器件是通過參數(shù)化定義,特殊形狀銅箔實現(xiàn),因此要求EDA 工具能夠提供參數(shù)化器件,能夠編輯特殊形狀銅箔。Mentor 公司的boardstation 中有專門的RF 設(shè)計模塊,能夠滿足這些要求。而且,一般射頻設(shè)計要求有專門射頻電路分析工具,業(yè)界最著名的是agilent 的 eesoft,和Mentor 的工具有很好的接口。
 
35、2G 以上高頻PCB 設(shè)計,微帶的設(shè)計應(yīng)遵循哪些規(guī)則?
 
射頻微帶線設(shè)計,需要用三維場分析工具提取傳輸線參數(shù)。所有的規(guī)則應(yīng)該在這個場提取工具中規(guī)定。
 
36、對于全數(shù)字信號的PCB,板上有一個80MHz 的鐘源。除了采用絲網(wǎng)(接地)外,為了保證有足夠的驅(qū)動能力,還應(yīng)該采用什么樣的電路進行保護?
 
確保時鐘的驅(qū)動能力,不應(yīng)該通過保護實現(xiàn),一般采用時鐘驅(qū)動芯片。一般擔(dān)心時鐘驅(qū)動能力,是因為多個時鐘負(fù)載造成。采用時鐘驅(qū)動芯片,將一個時鐘信號變成幾個,采用點到點的連接。選擇驅(qū)動芯片,除了保證與負(fù)載基本匹配,信號沿滿足要求(一般時鐘為沿有效信號),在計算系統(tǒng)時序時,要算上時鐘在驅(qū)動芯片內(nèi)時延。
 
37、如果用單獨的時鐘信號板,一般采用什么樣的接口,來保證時鐘信號的傳輸受到的影響?。?/div>
 
時鐘信號越短,傳輸線效應(yīng)越小。采用單獨的時鐘信號板,會增加信號布線長度。而且單板的接地供電也是問題。如果要長距離傳輸,建議采用差分信號。LVDS 信號可以滿足驅(qū)動能力要求,不過您的時鐘不是太快,沒有必要。
 
38、27M,SDRAM 時鐘線(80M-90M),這些時鐘線二三次諧波剛好在VHF 波段,從接收端高頻竄入后干擾很大。除了縮短線長以外,還有那些好辦法?
 
如果是三次諧波大,二次諧波小,可能因為信號占空比為50%,因為這種情況下,信號沒有偶次諧波。這時需要修改一下信號占空比。此外,對于如果是單向的時鐘信號,一般采用源端串聯(lián)匹配。這樣可以抑制二次反射,但不會影響時鐘沿速率。源端匹配值,可以采用下圖公式得到。
 
39、什么是走線的拓?fù)浼軜?gòu)?
 
Topology,有的也叫routing order,對于多端口連接的網(wǎng)絡(luò)的布線次序。
 
40、怎樣調(diào)整走線的拓?fù)浼軜?gòu)來提高信號的完整性?
 
這種網(wǎng)絡(luò)信號方向比較復(fù)雜,因為對單向,雙向信號,不同電平種類信號,拓樸影響都不一樣,很難說哪種拓樸對信號質(zhì)量有利。而且作前仿真時,采用何種拓樸對工程師要求很高,要求對電路原理,信號類型,甚至布線難度等都要了解。
 
41、怎樣通過安排疊層來減少EMI 問題?
 
首先,EMI 要從系統(tǒng)考慮,單憑PCB 無法解決問題。層迭對EMI 來講,我認(rèn)為主要是提供信號最短回流路徑,減小耦合面積,抑制差模干擾。另外地層與電源層緊耦合,適當(dāng)比電源層外延,對抑制共模干擾有好處。
 
42、為何要鋪銅?
 
一般鋪銅有幾個方面原因。1,EMC.對于大面積的地或電源鋪銅,會起到屏蔽作用,有些特殊地,如PGND 起到防護作用。1,PCB 工藝要求。一般為了保證電鍍效果,或者層壓不變形,對于布線較少的PCB 板層鋪銅。3,信號完整性要求,給高頻數(shù)字信號一個完整的回流路徑,并減少直流網(wǎng)絡(luò)的布線。當(dāng)然還有散熱,特殊器件安裝要求鋪銅等等原因。
 
43、在一個系統(tǒng)中,包含了dsp 和pld,請問布線時要注意哪些問題呢?
 
看你的信號速率和布線長度的比值。如果信號在傳輸在線的時延和信號變化沿時間可比的話,就要考慮信號完整性問題。另外對于多個DSP,時鐘,數(shù)據(jù)信號走線拓普也會影響信號質(zhì)量和時序,需要關(guān)注。
 
44、除protel 工具布線外,還有其他好的工具嗎?
 
至于工具,除了PROTEL,還有很多布線工具,如MENTOR 的WG2000,EN2000 系列和powerpcb,Cadence 的allegro,zuken 的cadstar,cr5000 等,各有所長。
 
45、什么是“信號回流路徑”?
 
信號回流路徑,即return current。高速數(shù)字信號在傳輸時,信號的流向是從驅(qū)動器沿PCB 傳輸線到負(fù)載,再由負(fù)載沿著地或電源通過最短路徑返回驅(qū)動器端。這個在地或電源上的返回信號就稱信號回流路徑。Dr.Johson 在他的書中解釋,高頻信號傳輸,實際上是對傳輸線與直流層之間包夾的介質(zhì)電容充電的過程。SI 分析的就是這個圍場的電磁特性,以及他們之間的耦合。
 
46、如何對接插件進行SI 分析?
 
在IBIS3.2 規(guī)范中,有關(guān)于接插件模型的描述。一般使用EBD 模型。如果是特殊板,如背板,需要SPICE 模型。也可以使用多板仿真軟件(HYPERLYNX 或IS_multiboard),建立多板系統(tǒng)時,輸入接插件的分布參數(shù),一般從接插件手冊中得到。當(dāng)然這種方式會不夠精確,但只要在可接受范圍內(nèi)即可。
 
47、請問端接的方式有哪些?
 
端接(terminal),也稱匹配。一般按照匹配位置分有源端匹配和終端匹配。其中源端匹配一般為電阻串聯(lián)匹配,終端匹配一般為并聯(lián)匹配,方式比較多,有電阻上拉,電阻下拉,戴維南匹配,AC 匹配,肖特基二極管匹配。
 
48、采用端接(匹配)的方式是由什么因素決定的?
 
匹配采用方式一般由BUFFER 特性,拓普情況,電平種類和判決方式來決定,也要考慮信號占空比,系統(tǒng)功耗等。
 
49、采用端接(匹配)的方式有什么規(guī)則?
 
數(shù)字電路最關(guān)鍵的是時序問題,加匹配的目的是改善信號質(zhì)量,在判決時刻得到可以確定的信號。對于電平有效信號,在保證建立、保持時間的前提下,信號質(zhì)量穩(wěn)定;對延有效信號,在保證信號延單調(diào)性前提下,信號變化延速度滿足要求。Mentor ICX 產(chǎn)品教材中有關(guān)于匹配的一些資料。另外《High Speed Digital design a hand book of blackmagic》有一章專門對terminal 的講述,從電磁波原理上講述匹配對信號完整性的作用,可供參考。
 
50、能否利用器件的IBIS 模型對器件的邏輯功能進行仿真?如果不能,那么如何進行電路的板級和系統(tǒng)級仿真?
 
IBIS 模型是行為級模型,不能用于功能仿真。功能仿真,需要用SPICE 模型,或者其他結(jié)構(gòu)級模型。
 
51、在數(shù)字和模擬并存的系統(tǒng)中,有2 種處理方法,一個是數(shù)字地和模擬地分開,比如在地層,數(shù)字地是獨立地一塊,模擬地獨立一塊,單點用銅皮或FB 磁珠連接,而電源不分開;另一種是模擬電源和數(shù)字電源分開用FB 連接,而地是統(tǒng)一地地。請問李先生,這兩種方法效果是否一樣?
 
應(yīng)該說從原理上講是一樣的。因為電源和地對高頻信號是等效的。
 
區(qū)分模擬和數(shù)字部分的目的是為了抗干擾,主要是數(shù)字電路對模擬電路的干擾。但是,分割可能造成信號回流路徑不完整,影響數(shù)字信號的信號質(zhì)量,影響系統(tǒng)EMC 質(zhì)量。因此,無論分割哪個平面,要看這樣作,信號回流路徑是否被增大,回流信號對正常工作信號干擾有多大?,F(xiàn)在也有一些混合設(shè)計,不分電源和地,在布局時,按照數(shù)字部分、模擬部分分開布局布線,避免出現(xiàn)跨區(qū)信號。
 
52、安規(guī)問題:FCC、EMC 的具體含義是什么?
 
FCC: federal communication commission 美國通信委員會
EMC: electro megnetic compatibility 電磁兼容
FCC 是個標(biāo)準(zhǔn)組織,EMC 是一個標(biāo)準(zhǔn)。標(biāo)準(zhǔn)頒布都有相應(yīng)的原因,標(biāo)準(zhǔn)和測試方法。
 
53、何謂差分布線?
 
差分信號,有些也稱差動信號,用兩根完全一樣,極性相反的信號傳輸一路數(shù)據(jù),依靠兩根信號電平差進行判決。為了保證兩根信號完全一致,在布線時要保持并行,線寬、線間距保持不變。
 
54、PCB 仿真軟件有哪些?
 
仿真的種類很多,高速數(shù)字電路信號完整性分析仿真分析(SI) 常用軟件有icx,signalvision,hyperlynx,XTK,speectraquest 等。有些也用Hspice。
 
55、PCB 仿真軟件是如何進行LAYOUT 仿真的?
 
高速數(shù)字電路中,為了提高信號質(zhì)量,降低布線難度,一般采用多層板,分配專門的電源層,地層。
 
56、在布局、布線中如何處理才能保證50M 以上信號的穩(wěn)定性?
 
高速數(shù)字信號布線,關(guān)鍵是減小傳輸線對信號質(zhì)量的影響。因此,100M 以上的高速信號布局時要求信號走線盡量短。數(shù)字電路中,高速信號是用信號上升延時間來界定的。而且,不同種類的信號(如TTL,GTL,LVTTL),確保信號質(zhì)量的方法不一樣。
 
57、室外單元的射頻部分,中頻部分,乃至對室外單元進行監(jiān)控的低頻電路部分往往采用部署在同一PCB 上,請問對這樣的PCB 在材質(zhì)上有何要求?如何防止射頻,中頻乃至低頻電路互相之間的干擾?
 
混合電路設(shè)計是一個很大的問題。很難有一個完美的解決方案。
 
一般射頻電路在系統(tǒng)中都作為一個獨立的單板進行布局布線,甚至?xí)袑iT的屏蔽腔體。而且射頻電路一般為單面或雙面板,電路較為簡單,所有這些都是為了減少對射頻電路分布參數(shù)的影響,提高射頻系統(tǒng)的一致性。相對于一般的FR4 材質(zhì),射頻電路板傾向與采用高Q 值的基材,這種材料的介電常數(shù)比較小,傳輸線分布電容較小,阻抗高,信號傳輸時延小。在混合電路設(shè)計中,雖然射頻,數(shù)字電路做在同一塊PCB 上,但一般都分成射頻電路區(qū)和數(shù)字電路區(qū),分別布局布線。之間用接地過孔帶和屏蔽盒屏蔽。
 
58、對于射頻部分,中頻部分和低頻電路部分部署在同一PCB 上,mentor 有什么解決方案?
 
Mentor 的板級系統(tǒng)設(shè)計軟件,除了基本的電路設(shè)計功能外,還有專門的RF 設(shè)計模塊。在RF 原理圖設(shè)計模塊中,提供參數(shù)化的器件模型,并且提供和EESOFT 等射頻電路分析仿真工具的雙向接口;在RF LAYOUT 模塊中,提供專門用于射頻電路布局布線的圖案編輯功能,也有和EESOFT 等射頻電路分析仿真工具的雙向接口,對于分析仿真后的結(jié)果可以反標(biāo)回原理圖和PCB。同時,利用Mentor 軟件的設(shè)計管理功能,可以方便的實現(xiàn)設(shè)計復(fù)用,設(shè)計派生,和協(xié)同設(shè)計。大大加速混合電路設(shè)計進程。手機板是典型的混合電路設(shè)計,很多大型手機設(shè)計制造商都利用Mentor 加安杰倫的eesoft 作為設(shè)計平臺。
 
59、在一塊12 層PCb 板上,有三個電源層2.2v,3.3v,5v,將三個電源各作在一層,地線該如何處理?
 
一般說來,三個電源分別做在三層,對信號質(zhì)量比較好。因為不大可能出現(xiàn)信號跨平面層分割現(xiàn)象??绶指钍怯绊懶盘栙|(zhì)量很關(guān)鍵的一個因素,而仿真軟件一般都忽略了它。對于電源層和地層,對高頻信號來說都是等效的。在實 際 中,除了考慮信號質(zhì)量外,電 源 平 面 耦 合( 利 用相鄰地平面降低電源平面交流阻抗),層迭對稱,都是需要考慮的因素。
 
60、PCB 在出廠時如何檢查是否達(dá)到了設(shè)計工藝要求?
 
很多PCB 廠家在PCB 加工完成出廠前,都要經(jīng)過加電的網(wǎng)絡(luò)通斷測試,以確保所有聯(lián)線正確。同時,越來越多的廠家也采用x 光測試,檢查蝕刻或?qū)訅簳r的一些故障。對于貼片加工后的成品板,一般采用ICT測試檢查,這需要在PCB 設(shè)計時添加ICT 測試點。如果出現(xiàn)問題,也可以通過一種特殊的X 光檢查設(shè)備排除是否加工原因造成故障。
 
61、在芯片選擇的時候是否也需要考慮芯片本身的esd 問題?
 
不論是雙層板還是多層板,都應(yīng)盡量增大地的面積。在選擇芯片時要考慮芯片本身的ESD 特性,這些在芯片說明中一般都有提到,而且即使不同廠家的同一種芯片性能也會有所不同。設(shè)計時多加注意,考慮的全面一點,做出電路板的性能也會得到一定的保證。但ESD 的問題仍然可能出現(xiàn),因此機構(gòu)的防護對ESD 的防護也是相當(dāng)重要的。
 
62、在做pcb 板的時候,為了減小干擾,地線是否應(yīng)該構(gòu)成閉和形式?
 
在做PCB 板的時候,一般來講都要減小回路面積,以便減少干擾,布地線的時候,也不應(yīng)布成閉合形式,而是布成樹枝狀較好,還有就是要盡可能增大地的面積。
 
63、如果仿真器用一個電源,pcb 板用一個電源,這兩個電源的地是否應(yīng)該連在一起?
 
如果可以采用分離電源當(dāng)然較好,因為如此電源間不易產(chǎn)生干擾,但大部分設(shè)備是有具體要求的。既然仿真器和PCB 板用的是兩個電源,按我的想法是不該將其共地的。
 
64、一個電路由幾塊pcb 板構(gòu)成,他們是否應(yīng)該共地?
 
一個電路由幾塊PCB 構(gòu)成,多半是要求共地的,因為在一個電路中用幾個電源畢竟是不太實際的。但如果你有具體的條件,可以用不同電源當(dāng)然干擾會小些。
 
65、設(shè)計一個手持產(chǎn)品,帶LCD,外殼為金屬。測試ESD 時,無法通過ICE-1000-4-2 的測試,CONTACT 只能通過1100V,AIR 可以通過6000V。ESD 耦合測試時,水平只能可以通過3000V,垂直可以通過4000V 測試。CPU 主頻為33MHZ。有什么方法可以通過ESD 測試?
 
手持產(chǎn)品又是金屬外殼,ESD 的問題一定比較明顯,LCD 也恐怕會出現(xiàn)較多的不良現(xiàn)象。如果沒辦法改變現(xiàn)有的金屬材質(zhì),則建議在機構(gòu)內(nèi)部加上防電材料,加強PCB 的地,同時想辦法讓LCD 接地。當(dāng)然,如何操作要看具體情況。
 
66、設(shè)計一個含有DSP,PLD 的系統(tǒng),該從那些方面考慮ESD?
 
就一般的系統(tǒng)來講,主要應(yīng)考慮人體直接接觸的部分,在電路上以及機構(gòu)上進行適當(dāng)?shù)谋Wo。至于ESD 會對系統(tǒng)造成多大的影響,那還要依不同情況而定。干燥的環(huán)境下,ESD 現(xiàn)象會比較嚴(yán)重,較敏感精細(xì)的系統(tǒng),ESD 的影響也會相對明顯。雖然大的系統(tǒng)有時ESD 影響并不明顯,但設(shè)計時還是要多加注意,盡量防患于未然。
 
 
推薦閱讀:
淺析電阻分壓采樣電路 
詳解功率MOS管的五種損壞模式 
詳解三大常見電路保護器件 
酷宅科技成為科大訊飛智能家居生態(tài)合作伙伴 
從此,它伴你“浪”跡天涯  
特別推薦
技術(shù)文章更多>>
技術(shù)白皮書下載更多>>
熱門搜索
?

關(guān)閉

?

關(guān)閉